English
広島市立大学 
情報科学研究科 
情報工学専攻 

教授 
若林 真一 
ワカバヤシ シンイチ 
Wakabayashi Shinichi 

 
個人ウェブサイトはこちら  

その他の所属・職名
広島市立大学  副学長 

経歴
日本アイ・ビー・エム株式会社東京基礎研究所副主任研究員  1984/04/01-1988/06/30 
広島大学大学院工学研究科・助教授  1988/07/01-2003/03/31 

学歴
広島大学  大学院 工学研究科  システム工学  博士  1984  修了 

学位
工学博士  広島大学 

研究テーマ
VLSI CADに関する研究  1988-現在 
FPGAを用いた組合せ最適化問題の高速解法に関する研究  2001-現在 

著書
ワークステーション  1990 
詳細表示...

論文
研究論文(国際会議プロシーディングス)  共著  An Efficient FPGA Implementation of Mahalanobis Distance-Based Outlier Detection for Streaming Data  Yuto Arai, Shin’ichi Wakabayashi, Shinobu Nagayama, Masato Inagi  Proc. 2016 International Conference on Field-Programmable Technology  IEEE  253-256  2016/12/03  With the recent explosive growth of data in the real world, data mining techniques to obtain characteristics and knowledge from big data attract more attention. This paper focuses on a method to detect outliers in streaming data, and proposes a fast FPGA implementation of outlier detection based on the Mahalanobis distance. The proposed circuit is fully pipelined, and in every clock cycle, a given sample data can be judged as an outlier or not. Experimental evaluation shows that the proposed circuit is 37 times faster than the software implementation of the Mahalanobis distance-based outlier detection. 
研究論文(国際会議プロシーディングス)  共著  A High-Speed Programmable Network Intrusion Detection System Based on a Multi-Byte Transition NFA  Tomoaki Hashimoto, Shin’ichi Wakabayashi、 Shinobu Nagayama, Masato Inagi, Hiroki Takaguchi  Proc. 9th International Conference on Advances in Circuits, Electronics and Microelecronics  IEEE  45-51  2016/07/28  To improve the network security, when a virus pattern is updated, an arbitrary updated pattern should be quickly set in a network intrusion detection system (NIDS). This type of NIDS is called “programmable.” However, present programmable NIDSs could hardly be applied to a high-speed network with more than 10 Gbps of network transmission speed due to the limitation of clock frequency of the circuit. To overcome this speed limitation, this paper proposes a programmable NIDS based on a multi-byte transition nondeterministic finite automaton (NFA). The proposed NIDS is implemented on an FPGA to evaluate its performance. The FPGA implementation results show that the proposed NIDS can achieve more than 10 Gbps of throughput. 
研究論文(学術雑誌)  共著  Inter-FPGA Routing for Partially Time-Multiplexing Inter-FPGA Signals on Multi-FPGA Systems with Various Topologies  Masato Inagi, Yuichi Nakamura, Yasuhiro Takashima, Shin'ichi Wakabayashi  IEICE Transactions on Fundamentals  電子情報通信学会  E98-A/ 12, 2572-2583  2015/12/01 
研究論文(学術雑誌)  共著  An Area Efficient Regular Expression Matching Engine Using Partial Reconfiguration for Quick Pattern Updating  Yoichi Wakaba, Shin'ichi Wakabayashi, Shinobu Nagayama, Masato Inagi  IPSJ Transactions on System LSI Desigh Methodology  情報処理学会  7, 110-118  2014/08/01 
研究論文(学術雑誌)  共著  シストリックアルゴリズムとNFAに基づくパターン非依存正規表現マッチングハードウェア  若葉陽一, 若林真一, 稲木雅人, 永山忍  電子情報通信学会論文誌D  電子情報通信学会  J96-D/ 10, 2139-2149  2013/10/01 
詳細表示...

受賞
第3回LSI IPデザインアワードIP賞  2001/05 
米国電気電子学会回路とシステムアジア太平洋会議最優秀論文賞  1992/12 
詳細表示...

担当授業科目
電子回路 
LSI設計演習 
論理回路・システム特論 
論理設計 
論理設計演習 
詳細表示...

公開講座
広島市立大学高大連携講座  その他  2005/08-2005/08  大学で学ぶということ 
広島市立大学情報科学部公開講座  公開講座  2003/11-2003/11  ナノ世界の大都市建設 - 半導体集積回路はどのように設計されるか - 
詳細表示...